المعلم : ميسم المصري

التجربة المجانية

300 ريال

3 أيام ضمان لإسترجاع بالكامل

يحتوي :

عمارة الحاسب عال 207د ( نظري وعملي ) - Computer architecture

رسالة المعلم :
This course introduces the key concepts that are likely to be included in the design of any modern computer system; the basic metrics by which new and existing computer systems may be evaluated; the peripherals, their interconnection and underlying data operations to understand the design of computer systems. The course examines different computer implementations and assess their strengths and weakness, explains how an instruction is executed and how basic instruction level parallelism using pipelining. تتضمن هذه الدورة شرح كامل لمادة (عمارة الحاسب -جامعة الاميرة نورة) بقسمها النظري والتي ستوضح المفاهيم الأساسية التي يتم تضمينها في تصميم أي نظام كمبيوتر حديث؛و المقاييس الأساسية التي يمكن من خلالها تقييم النظم الحاسوبية الجديدة؛ والأجهزة الطرفية، والربط البيني وعمليات البيانات الأساسية لفهم تصميم أنظمة الكمبيوتر. و دراسة تطبيقات الكمبيوتر المختلفة وتقييم نقاط القوة والضعف، ويشرح التقنيات اللازمة لتنفيذ التعليمات علي التوازي
محتويات هذا المقرر
  • المحاضرة الاولى
  • المحاضرة الثانية
  • الدرس الاول
  • حل تمارين
  • حل تمارين
  • المحاضرة الرابعة-جزء3
  • sheet1 Q1-Q2
  • أسئلة ونماذج ميد١
  • أنظمة العد (ملحق)
  • ملحق (شرح المخططات DataBath)
  • ملحق (شرح المخططات DataBath)
  • Sheet2 chapter3 :Datapath and Control
  • المحاضرة الرابعة
  • المحاضرة الرابعة-جزء2
  • chapter4-part2
  • chapter4-part3
  • تمارين تجميعات شابتر٤ (Pipelining)
  • chapter5-part1
  • chapter5_part2
  • chapter5-part3
  • chapter5-part4
  • السؤال الأول شيت كاش:Sheet Cache Q1
  • السؤال الثالث شيت كاش :Sheet Cache Q3
  • حل تجميعات شابتر5: (Cache memory)
  • (حل السؤال٢،٤ شيت كاش )Sheet Cache Q2,Q4
  • chapter6-part1
  • حل السؤال الثاني شيت شابتر6- sheet External Q2
  • حلل تتمت شيت شابتر6(,Sheet External Q3,Q4,Q5)
  • chapter6 -part2
  • external_memory_part1
  • external_memory_part2
  • multiprocessor-part1
  • multiprocessor-part2
  • lab1-part1
  • lab1-part2
  • lab1-part3
  • lab1 part4
  • lab1 part5
  • Active HDL Installation
  • مراجعة شابتر ٢
  • تمارين تجميعات شابتر٣ ،٤
  • حل تمارين منوعة شابتر5
  • حل تمارين شابتر٤
  • حل تمارين شابتر5
  • حل تمارين شاتبر6
  • حل الاسئلة النظرية و المقارنات
  • مقارنات نظرية
  • final revision1
  • final revision2
  • lab2: Write and run program step by step
  • Lab2 : XOR AND OR and NOT gates
  • Lab3 : AND OR and NOT gates.
  • Lab4: SUB and Adder
  • Lab6
  • lab8
  • Lab7
  • lab9
  • ALU and CU
  • Register File
  • Data Memory CIRCUIT
  • Lab5:MUX and Encoder